2015年の研究発表

発表論文

  • N. Takeuchi, Y. Yamanashi, and N. Yoshikawa, “Energiy efficiency of adiabatic superconductor logic,” Supercond. Sci. Technol., vol. 28, no. 1, p. 015003, Jan. 2015. DOI
  • Y. Sakashita, Y. Yamanashi, and N. Yoshikawa, “50 GHz Demonstration of an Integer-Type Butterfly Processing Circuit for an FFT Processor Using the 10 kA/cm^2 Nb Process,” IEICE Trans. Electron., vol. 98, no. 3, pp. 232-237, Mar. 2015. DOI
  • K. Inoue, N. Takeuchi, T. Narama, Y. Yamanashi, and N. Yoshikawa, “Design and demonstration of adiabatic quantum-flux-parametron logic circuits with superconductor magnetic shields,” Supercond. Sci. Technol., vol. 28, no. 4, p. 045020, Mar. 2015. DOI
  • N. Takeuchi, Y. Yamanashi, and N. Yoshikawa, “Adiabatic quantum-flux-parametron cell library adopting minimalist design,” J. Appl. Phys., vol. 117, p. 173912, May 2015. DOI
  • S. Nishimoto, Y. Yamanashi, and N. Yoshikawa, “Design Method of Single Flux Quantum Logic Circuits Using Dynamically Reconfigurable Logic Gates,” IEEE Trans. Appl. Supercond., vol. 25, no. 3, p. 1301405, Jun. 2015. DOI YNU-Repository
  • K. Sato, Y. Yamanashi, and N. Yoshikawa, “High Speed Operation of Single Flux Quantum Multiple Input Merger Using a Magnetically Coupled SQUID Stack,” IEEE Trans. Appl. Supercond., vol. 25, no. 3, p. 1301605, Jun. 2015. DOI YNU-Repository
  • Q. Xu, X. Peng, T. Ortlepp, Y. Yamanashi, and N. Yoshikawa, “Demonstration of Bit-Serial SFQ-Based Computing for Integer Iteration Algorithms,” IEEE Trans. Appl. Supercond., vol. 25, no. 3, p. 1300704, Jun. 2015. DOI
  • N. Takeuchi, T. Ortlepp, Y. Yamanashi, and N. Yoshikawa, “Experimental Demonstration of Quantum-Flux-Latch-Based Circuits,” IEEE Trans. Appl. Supercond., vol. 25, no. 3, p. 1300803, Jun. 2015. DOI
  • X. Peng, Q. Xu, T. Kato, Y. Yamanashi, N. Yoshikawa, A. Fujimaki, N. Takagi, K. Takagi, and M. Hidaka, “High-Speed Demonstration of Bit-Serial Floating-Point Adders and Multipliers Using Single-Flux-Quantum Circuits,” IEEE Trans. Appl. Supercond., vol. 25, no. 3, p. 1301106, Jun. 2015. DOI
  • Y. Sakashita, Y. Yamanashi, and N. Yoshikawa, “High-Speed Operation of an SFQ Butterfly Processing Circuit for FFT Processors Using the 10 kA/cm2 Nb Process,” IEEE Trans. Appl. Supercond., vol. 25, no. 3, p. 1301505, Jun. 2015. DOI
  • K. Sano, Y Takahashi, Y Yamanashi, N Yoshikawa, N Zen, M Ohkubo, "Demonstration of single-flux-quantum readout circuits for time-of-flight mass spectrometry systems using superconducting strip ion detectors," Supercond. Sci. Technol., vol. 28 no. 7, p. 074003, Jul. 2015. DOI
  • N. Takeuchi, Y. Yamanashi, and N. Yoshikawa, “Thermodynamic Study of Energy Dissipation in Adiabatic Superconductor Logic,” Phys. Rev. Appl., vol. 4, p. 034007, Sep. 2015. DOI
  • N. Tsuji, N. Takeuchi, T. Narama, T. Ortlepp, Y. Yamanashi, and N. Yoshikawa, “Magnetically coupled quantum-flux-latch with wide operation margins,” Supercond. Sci. Technol., vol. 28 no. 11, p. 115013, Nov. 2015. DOI

国際学会発表

  • Y. Yamanashi, S. Nishimoto, and N. Yoshikawa, “Single-Flux-Quantum Arithmetic Logic Unit Using Dynamically Reconfigurable Logic Gate,” 15th International Superconductive Electronics Conference (ISEC), Nagoya, Japan, Jul. 2015.
  • H. Sugata, Y. Yamanashi, and N. Yoshikawa, “New Random Number Generation System by Combining Superconducting Physical- and Pseudo-Random Number Generators,” 15th International Superconductive Electronics Conference (ISEC), Nagoya, Japan, Jul. 2015.
  • R. Tsutsumi, K. Sato, Y. Yamanashi, and N. Yoshikawa, “Improvement of Operation Speed of LR-Biased Low-Power Single Flux Quantum Circuits by Introduction of Dynamic Resetting of Bias Currents,” 15th International Superconductive Electronics Conference (ISEC), Nagoya, Japan, Jul. 2015.
  • R. Kihara, Y. Yamanashi, and N. Yoshikawa, “Power Reduction of Josephson Random Access Memory Using Stochastic Resonance,” 15th International Superconductive Electronics Conference (ISEC), Nagoya, Japan, Jul. 2015.
  • F. China, T. Ortlepp, Y. Yamanashi, and N. Yoshikawa, “Signal Interface between Single Flux Quantum Circuit and Adiabatic Quantum Flux Parametron” 15th International Superconductive Electronics Conference (ISEC), Nagoya, Japan, Jul. 2015.
  • T. Narama, N. Takeuchi, T. Ortlepp, Y. Yamanashi, and N. Yoshikawa, “Demonstration of 10k gate-scale adiabatic-quantumflux-parametron circuits,” 15th International Superconductive Electronics Conference (ISEC), Nagoya, Japan, Jul. 2015.
  • N. Takeuchi, Y. Yamanashi, and N. Yoshikawa, “Energy Efficiency of Adiabatic Quantum-Flux-Parametron Logic,” 15th International Superconductive Electronics Conference (ISEC), Nagoya, Japan, Jul. 2015.
  • Q. Xu, C. L. Ayala, N. Takeuchi, Y. Yamanashi, N. Yoshikawa, and T. Ortlepp, “Design of Extremely Energy-Efficient Hardware Algorithm Using Adiabatic Superconductor Logic,” 15th International Superconductive Electronics Conference (ISEC), Nagoya, Japan, Jul. 2015.
  • F. China, T. Ortlepp, T. Narama, N. Takeuchi, Y. Yamanashi, and N. Yoshikawa, “Study of Signal Interface between Single Flux Quantum Circuit and Adiabatic Quantum Flux Parametron” 15th International Superconductive Electronics Conference (ISEC), Nagoya, Japan, Jul. 2015.
  • N. Tsuji, N. Takeuchi, T. Narama, T. Ortlepp, Y. Yamanashi, and N. Yoshikawa, “Magnetically Coupled Quantum Flux Latch with Large Bias Margins,” 15th International Superconductive Electronics Conference (ISEC), Nagoya, Japan, Jul. 2015.
  • Y. Sasaki, G. Konno, Y. Yamanashi, and N. Yoshikawa, “Improvement of energy efficiency of 64-kb Josephson-CMOS hybrid memories,” 15th International Superconductive Electronics Conference (ISEC), Nagoya, Japan, Jul. 2015.
  • T. Ortlepp, N. Takeuchi, C. Ayala, J. Stark, Y. Yamanashi, and N. Yoshikawa, “Performance Analysis of the Adiabatic Quantum Flux Parametron in terms of Sensitivity, Speed and Power Dissipation” 15th International Superconductive Electronics Conference (ISEC), Nagoya, Japan, Jul. 2015.
  • K. Sano, Y. Muramatsu, T. Shimoda, Y. Yamanashi, N. Yoshikawa, N. Zen, and M. Ohkubo, “Demonstration of a Superconducting Time-of-Flight Mass Spectrometry System Operated in a Cryo-Cooler,” 15th International Superconductive Electronics Conference (ISEC), Nagoya, Japan, Jul. 2015.
  • Y. Sakashita, T. Ono, Y. Yamanashi, and N. Yoshikawa, “Design and High-Speed Component Tests of an SFQ FFT Processor using the 10 kA/cm2 Advanced Process,” 15th International Superconductive Electronics Conference (ISEC), Nagoya, Japan, Jul. 2015.
  • N. Takeuchi, Y. Yamanashi, and N. Yoshikawa, “Adiabatic Quantum-Flux-Parametron Cell Library with Minimalist Design and Symmetric Layout” 15th International Superconductive Electronics Conference (ISEC), Nagoya, Japan, Jul. 2015.
  • Y. Yamanashi, K. Masubuchi, and N. Yoshikawa, “Statistical Analysis of Error Rate of Large-Scale Single Flux Quantum Logic Circuit by Considering Fluctuation of Timing Parameters,” 28th International Symposium on Superconductivity (ISS2015), Tokyo, Japan, Nov. 2015.
  • S. Kobako, Y. Yamanashi, and N. Yoshikawa, “Design and Evaluation of Superconducting Autocorrelator for Submillimeter-Wave Spectrometry,” 28th International Symposium on Superconductivity (ISS2015), Tokyo, Japan, Nov. 2015.
  • K. Asakura, Y. Yamanashi, and N. Yoshikawa, “Measurement of Bit-Error Rate of the SFQ Logic Gates with Optimized Josephson Comparator,” 28th International Symposium on Superconductivity (ISS2015), Tokyo, Japan, Nov. 2015.
  • Y. Yamanashi, M. Machiguchi, and N. Yoshikawa, “Improvement of Current Resolution of Josephson Comparator by Adiabatic Driving Technique,” Workshop on readout electronics for radiation and particle detectors, Erfurt, Germany, Dec

国内学会発表

  • 西本昇平, 山梨裕希, 吉川信行, “動的に再構成可能な単一磁束論理ゲートを用いたALUの設計と評価” 電子情報通信学会総合大会, 立命館大学, 2015年3月.
  • 宮西駿, 五十嵐丈, 高澤時, 鈴木秀雄, 山梨裕希, 吉川信行, “非対称3接合SQUIDを用いた超伝導ループドライバの検討” 電子情報通信学会総合大会, 立命館大学, 2015年3月.
  • 高橋敏弘, 沼口涼, 山梨裕希, 吉川信行, “1-k bit低消費電力化シフトレジスタメモリの設計” 電子情報通信学会総合大会, 立命館大学, 2015年3月.
  • 今野元, 佐々木悠太, 彭析竹, 山梨裕希, 吉川信行, “SFQ/CMOSハイブリッドメモリにおけるデコーダの低消費電力化” 電子情報通信学会総合大会, 立命館大学, 2015年3月.
  • Q. Xu, Y. Yamanashi, and N. Yoshikawa, “Design of Extremely Energy-Efficient Hardware Algorithm Using Adiabatic Superconductor Logic,” 電子情報通信学会総合大会, 立命館大学, 2015年3月.
  • 小野智裕, 坂下洋介, 山梨裕希, 吉川信行, “複合イベント処理用SFQ Complex Event Detector回路の設計と評価” 電子情報通信学会総合大会, 立命館大学, 2015年3月.
  • 竹内尚輝, 山梨裕希, 吉川信行, “ミニマルAQFPセルライブラリを用いた8 bit加算器の動作実証” 電子情報通信学会総合大会, 立命館大学, 2015年3月.
  • 菅田裕道, 山梨裕希, 吉川信行, “超伝導物理乱数生成器の動作安定のための後処理回路の研究” 応用物理学会春季学術講演会, 東海大学, 2015年3月.
  • 朝倉剣太, 山梨裕希, 吉川信行, “電流比較部を最適化したSFQ 論理ゲートのビットエラーレートの測定” 応用物理学会春季学術講演会, 東海大学, 2015年3月.
  • 知名史博, T. Ortlepp, 山梨裕希, 吉川信行, “単一磁束量子回路と断熱型磁束量子パラメトロン回路間インターフェース回路の設計と評価” 応用物理学会春季学術講演会, 東海大学, 2015年3月.
  • 佐藤紘史, 堤隆太, 山梨裕希, 吉川信行, “動的な内部リセット機構によるLRバイアス低電力単一磁束量子回路の高速化” 応用物理学会春季学術講演会, 東海大学, 2015年3月.
  • 佐野京佑, 村松祐希, 下田知毅, 山梨裕希, 吉川信行, 全伸幸, 大久保雅隆, “飛行時間型質量分析に向けた超伝導ストリップイオン検出器とSFQ時間測定回路の単一冷凍機内への実装” 応用物理学会春季学術講演会, 東海大学, 2015年3月.
  • 竹内尚輝, 山梨裕希, 吉川信行, “磁束量子ラッチを用いたXORゲートの提案と動作実証” 応用物理学会春季学術講演会, 東海大学, 2015年3月.
  • 辻直樹, 竹内直輝, 山梨裕希, 吉川信行, “Quantum Flux Latchの動作マージンの改善” 応用物理学会春季学術講演会, 東海大学, 2015年3月.
  • 奈良間達也, 竹内尚輝, 山梨裕希, 吉川信行, “断熱型磁束量子パラメトロン1万ゲート回路の低速動作実証” 応用物理学会春季学術講演会, 東海大学, 2015年3月.
  • 竹内尚輝, 山梨裕希, 吉川信行, “ロバストなAQFPセルライブラリの構築に関する研究” 電子情報通信学会超伝導エレクトロニクス研究会, 東京, 2015年4月.
  • 堤隆太, 山梨裕希, 吉川信行, “動的な内部リセット機構を持つLRバイアス方法を用いたジョセフソン伝送路とシフトレジスタの評価” 電子情報通信学会超伝導エレクトロニクス研究会, 横浜国立大学, 2015年8月.
  • 菅田裕道, 山梨裕希, 吉川信行, “2種類の乱数生成器を用いた超伝導乱数生成システムの動作領域の評価” 電子情報通信学会超伝導エレクトロニクス研究会, 横浜国立大学, 2015年8月. (SCE学生優秀発表賞受賞)
  • 辻直樹, 竹内尚輝, 知名史博, 奈良間達也, 山梨裕希, 吉川信行, “AQFP回路におけるMajorityゲートを用いた帰還型ラッチの提案” 電子情報通信学会ソサイエティ大会, 東北大学, 2015年9月.
  • 高橋敏弘, 沼口涼, 山梨裕希, 吉川信行, “1k bit低消費電力化シフトレジスタメモリの改良” 電子情報通信学会ソサイエティ大会, 東北大学, 2015年9月.
  • 宮西駿, 鈴木秀雄, 山梨裕希, 吉川信行, “MFQドライバ駆動による超伝導ループドライバの検討” 電子情報通信学会ソサイエティ大会, 東北大学, 2015年9月.
  • 今井響, 山梨裕希, 吉川信行, “超伝導回路におけるモートの最適構造及び配置の検討” 応用物理学会秋季学術講演会, 名古屋, 2015年9月.
  • 若松十夢, 山梨裕希, 吉川信行, “シフトレジスタ型とカウンタ型を併用した超伝導単一磁束量子デシメーションフィルタの設計” 応用物理学会秋季学術講演会, 名古屋, 2015年9月.
  • 木原涼輔, 山梨裕希, 吉川信行, “確率共鳴現象を用いた超伝導メモリシステムの消費電力の低減” 応用物理学会秋季学術講演会, 名古屋, 2015年9月.
  • 小箱紗希, 山梨裕希, 吉川信行, “サブミリ波分光に向けた超伝導自己相関器の設計および評価” 応用物理学会秋季学術講演会, 名古屋, 2015年9月.
  • 下田知毅, 佐野京佑, 山梨裕希, 吉川信行, “高分解能TDCに向けたDANDゲートの改良” 応用物理学会秋季学術講演会, 名古屋, 2015年9月.
  • 知名史博, 奈良間達也, 辻直樹, 竹内尚輝, Ortlepp Thomas, 山梨裕希, 吉川信行, “超伝導マイクロストリップラインを用いた断熱型磁束量子パラメトロン間の信号伝達回路の評価” 応用物理学会秋季学術講演会, 名古屋, 2015年9月.
  • 奈良間達也, 竹内尚輝, 辻直樹, Thomas Ortlepp, 山梨祐希, 吉川信行, “断熱型磁束量子パラメトロン多分岐Splitterにおけるゲート間相互作用の評価” 応用物理学会秋季学術講演会, 名古屋, 2015年9月.
  • Christopher Ayala, Naoki Takeuchi, Qiuyun Xu, Yuki Murai, Yuki Yamanashi, Thomas Ortlepp, Nobuyuki Yoshikawa, “Design Methodology for Very-Large-Scale-Integration of Adiabatic Quantum-Flux-Parametron Logic Superconductor Circuits,” 応用物理学会秋季学術講演会, 名古屋, 2015年9月.
  • 竹内尚輝, 山梨裕希, 吉川信行, “有限温度におけるAQFP回路のエネルギー効率に関する検討” 応用物理学会秋季学術講演会, 名古屋, 2015年9月.
  • 佐野京佑, 下田知毅, 山梨裕希, 吉川信行, 全伸幸, 大久保雅隆, “飛行時間型超伝導質量分析システムの改善と評価” 応用物理学会秋季学術講演会, 名古屋, 2015年9月.
  • 佐野京佑,下田知毅,山梨裕希,吉川信行, 全伸幸, 大久保雅隆, “超伝導回路を用いた飛行時間型質量分析システムの研究” 電気学会基礎・材料・共通部門大会, 金沢, 2015年9月.
  • 竹内尚輝, 山梨裕希, 吉川信行, “有限温度における断熱型磁束量子パラメトロンの消費エネルギーに関する考察” 電子情報通信学会超伝導エレクトロニクス研究会, 東北大学, 2015年10月.
  • C. Ayala, 竹内尚輝, Q. Xu, 奈良間達也, 山梨裕希, T. Ortlepp, 吉川信行, “VLSI断熱型QFP回路のロジックシミュレーションに向けたタイミング抽出” 電子情報通信学会超伝導エレクトロニクス研究会, 東北大学, 2015年10月.
  • 山梨裕希, “超伝導素子の情報処理応用” 第7回ナノスケール磁性体研究会, 東京, 2015年10月. (招待講演)
  • 山梨裕希, 堤隆太, 清水勝太, 吉川信行, “動的な内部リセット機構を備えたLRバイアス単一磁束量子回路の設計と動作検証”低温工学・超電導学会研究発表会, 姫路, 2015年12月.
  • 五十嵐丈, 宮西駿, 鈴木秀雄, 山梨裕希, 吉川信行, “単極性VTMメモリセルの設計と評価” 低温工学・超電導学会研究発表会, 姫路, 2015年12月.
  • 宮西駿, 鈴木秀雄, 山梨裕希, 吉川信行, “超伝導ランダムアクセスメモリのためのSFQ NORデコーダの特性改善” 低温工学・超電導学会研究発表会, 姫路, 2015年12月.
  • 安藤拓生, 竹内尚輝, 山梨裕希, 吉川信行, “AQFPセルライブラリのための定数セルのパラメータ検討” 低温工学・超電導学会研究発表会, 姫路, 2015年12月.

受賞

  • 山梨裕希, 未踏科学技術協会超伝導科学技術研究会第19回超伝導科学技術協会賞, “極低消費電力超伝導デジタル回路の研究” 2015年4月.
  • 菅田裕道, "2種類の乱数生成器を用いた超伝導乱数生成システムの動作領域の評価" 電子情報通信学会超伝導エレクトロニクス研究会SCE学生優秀発表賞, 2015年8月.

修士論文(2014年度)

  • 佐藤 紘史, "超伝導回路における多入力合流回路の高速動作実証および低静的電力回路の高速化"
  • 知名 史博, "超伝導高感度ディジタル磁気センサの性能評価と動作検証"
  • 西本 昇平, "動的に再構成可能な単一磁束論理ゲートを用いたArithmetic Logic Unitの設計と評価"

卒業論文(2014年度)

  • 庄原 大祐, "超伝導単一磁束量子回路の地磁気環境下動作のための磁束トラップ構造の研究"
  • 小箱 紗希, "リアルタイムサブミリ波分光に向けた超伝導自己相関器の設計と評価"
  • 羽田野 晶嗣, "超伝導電流比較回路の決定時間の評価と改善"
  • 増渕 光太, "単一磁束量子論理回路のデータ入力タイミングマージンとエラーレートの関係性の統計的評価"
  • 若松 十夢, "超伝導デルタシグマ型A/D変換器の高サンプリング周波数化による性能向上"