2013年の研究発表

発表論文

  • N. Takeuchi, Y. Yamanashi, and N. Yoshikawa, “Measurement of 10 zJ energy dissipation of adiabatic quantum-flux-parametron logic using a superconducting resonator,” Appl. Phys. Lett. vol. 102, p. 052602, Jan. 2013. DOI
  • N. Takeuchi, D. Ozawa, Y. Yamanashi, and N. Yoshikawa, “An adiabatic quantum flux parametron as an ultra-low-power logic device,” Supercond. Sci. Technol., vol. 26, p. 035010, Feb. 2013. DOI
  • T. Mukaiyama, N. Takeuchi, Y. Yamanashi, and N. Yoshikawa, “Design and demonstration of an on-chip AC power source for adiabatic quantum-flux-parametron logic,” Supercond. Sci. Technol., vol. 26, p. 035018, Feb. 2013. DOI
  • Y. Yamanashi, K. Umeda, and N. Yoshikawa, “Pseudo Sigmoid Function Generator for a Superconductive Neural Network,” IEEE Trans. Appl. Supercond., vol. 23, no. 3, p. 1701004, Jun. 2013. DOI YNU-Repository
  • M. Otsubo, Y. Yamanashi, and N. Yoshikawa, “Improvement of Operating Margin of SFQ Circuits by Controlling Dependence of Signal Propagation Time on Bias Voltage,” IEEE Trans. Appl. Supercond., vol. 23, no. 3, p. 1300504, Jun. 2013. DOI YNU-Repository
  • K. Aoki, Y. Yamanashi, and N. Yoshikawa, “Multiplexing Techniques of Single Flux Quantum Circuit Based Readout Circuit for a Multi-Channel Sensing System,” IEEE Trans. Appl. Supercond., vol. 23, no. 3, p. 2500204, Jun. 2013. DOI YNU-Repository
  • Y. Tsuga, Y. Yamanashi, and N. Yoshikawa, “Asynchronous Digital SQUID Magnetometer with an On-Chip Magnetic Feedback for Improvement of Magnetic Resolution,” IEEE Trans. Appl. Supercond., vol. 23, no. 3, p. 1601405, Jun. 2013. DOI YNU-Repository
  • K. Ehara, A. Takahashi, Y. Yamanashi, and N. Yoshikawa, “Development of Pulse Transfer Circuits forSerially Biased SFQ Circuits Usingthe Nb 9-Layer 1-mm Process,” IEEE Trans. Appl. Supercond., vol. 23, no. 3, p. 1300504, Jun. 2013. DOI
  • K. Inoue, N. Takeushi, K. Ehara, Y. Yamanashi, and N. Yoshikawa, “Simulation and Experimental Demonstration of Logic Circuits Using an Ultra-Low-Power Adiabatic Quantum-Flux-Parametron,” IEEE Trans. Appl. Supercond., vol. 23, no. 3, p. 1301105, Jun. 2013. DOI
  • K. Kuwabara, H. Jin, Y. Yamanashi, and N. Yoshikawa, “Design and Implementation of 64-kb CMOS Static RAMs for Josephson-CMOS Hybrid Memories,” IEEE Trans. Appl. Supercond., vol. 23, no. 3, p. 1700704, Jun. 2013. DOI
  • N. Takeuchi, K. Ehara, K. Inoue, Y. Yamanashi, and N. Yoshikawa, “Margin and Energy Dissipation of Adiabatic Quantum-Flux-Parametron Logic at Finite Temperature,” IEEE Trans. Appl. Supercond., vol. 23, no. 3, p. 1700304, Jun. 2013. DOI

国際学会発表

  • Y. Yamanashi, Y. Tsuga, N. Yoshikawa, “Magnetic field tolerant single-flux-quantum circuit for superconducting sensing system,” International Superconductive Electronics Conference (ISEC) 2013, Cambridge, USA, Jul. 2013.
  • K. Sato, Y. Yamanashi, N. Yoshikawa, “Novel multiple input single flux quantum merge circuit using serially connected dc-SQUIDs,” International Superconductive Electronics Conference (ISEC) 2013, Cambridge, USA, Jul. 2013.
  • F. China, Y. Yamanashi, N. Yoshikawa, “New superconductive digital magnetometer with sub-flux quantum resolution,” International Superconductive Electronics Conference (ISEC) 2013, Cambridge, USA, Jul. 2013.
  • T. Ortlepp, Y. Yamanashi, M. Volkmann, “Factors influencing the memory effect in balanced Josephson comparators,” International Superconductive Electronics Conference (ISEC) 2013, Cambridge, USA, Jul. 2013.
  • X. Peng, Y. Shimamura, Y. Yamanashi, N. Yoshikawa, A. Fujimaki, K. Tagagi, N. Takagi, and S. Nagasawa, “Design and High-Speed Demonstration of SFQ Bit-Serial Floating-Point Multipliers Using ISTEC 10 kA/cm2 Nb Process,” International Superconductive Electronics Conference (ISEC) 2013, Cambridge, US, Jul. 2013.
  • N. Takeuchi, T. Ortlepp, Y. Yamanashi, and N. Yoshikawa, “Novel Latch for Adiabatic Quantum-Flux-Parametron Logic,” International Superconductive Electronics Conference (ISEC) 2013, Cambridge, US, Jul. 2013.
    K. Inoue, N. Takeuchi, K. Ehara, Y. Yamanashi, and N. Yoshikawa, “Simulation and implementation of an 8-bit carry look-ahead adder using adiabatic quantum-flux-parametron logic,” International Superconductive Electronics Conference (ISEC) 2013, Cambridge, US, Jul. 2013.
  • T. Kato, Y. Yamanashi, N. Yoshikawa, A. Fujimaki, N. Takagi, K. Takagi, and S. Nagasawa, “60-GHz Demonstration of an SFQ Half-Precision Bit-Serial Floating-Point Adder Using 10 kA/cm2 Nb Process,” International Superconductive Electronics Conference (ISEC) 2013, Cambridge, US, Jul. 2013.
  • N. Takeuchi, Y. Yamanashi, and N. Yoshikawa, “Energy Dissipation and Bit-Error-Rate of Adiabatic Quantum-Flux-Parametron Logic with Under-Damped Junctions,” International Superconductive Electronics Conference (ISEC) 2013, Cambridge, US, Jul. 2013.
  • A. Takahashi, Y. Yamanashi, and N. Yoshikawa, “High-speed measurement of serially biased large-scale SFQ circuits” International Superconductive Electronics Conference (ISEC) 2013, Cambridge, US, Jul. 2013.
  • N. Takeuchi, Y. Yamanashi, and N. Yoshikawa, “Purely reversible quantum-flux-parametron logic,” European Conference on Applied Superconductivity (EUCAS) 2013, Genova, Italy, Sep. 2013.
  • X. Peng, H. Suzuki, Y. Yamanashi, and N. Yoshikawa, “A Method to Provide Bias Current for Large-Scale SFQ Circuitsusing Locally Isolated Ground Planes,” European Conference on Applied Superconductivity (EUCAS) 2013, Genova, Italy, Sep. 2013.
  • Y. Yamanashi, “Recent Research Activities in YNU,” 8th FLUXONICS RSFQ Design Workshop 2013, Ilmenau, Germany, Sep. 2013.
  • K. Sano, Y. Muramatsu, Y. Yamanashi, and N. Yoshikawa, “Evaluation of Timing Jitter of an SFQ Time-to-Digital Converter for Time-of-Flight Mass Spectrometry” 7th East Asia Symposium on Superconductive Electronics (EASSE) 2013, Taipei, taiwan, Oct. 2013.
  • N. Takeuchi, Y. Yamanashi, and N. Yoshikawa, “Design and Implementation of a Reversible Quantum-Flux-Parametron Gate” 7th East Asia Symposium on Superconductive Electronics (EASSE) 2013, Taipei, taiwan, Oct. 2013.
  • X.Z. Peng, Y. Yamanashi, N. Yoshikawa, A. Fujimaki, K. Takagi, N. Takagi, and S. Nagasawa, “Design and on-chip high speed test of SFQ Floating Point Multiplier using AIST 10 kA/cm2 Nb process” 7th East Asia Symposium on Superconductive Electronics (EASSE) 2013, Taipei, taiwan, Oct. 2013.
  • M. Otsubo, Y. Yamanashi, and N. Yoshikawa, “Optimization of SFQ logic gate considering dependence of its signal propagation delay on the bias voltage,” International Symposium on Superconductivity (ISS) 2013, Tokyo, Japan, Nov. 2013.
  • Y. Yamanashi, “Circuit Design of Zero-Static Power SFQ Circuit Using Magnetic Flux Biasing,” Superconducting SFQ VLSI Workshop (SSV) 2013, Tsukuba, Japan, Nov. 2013.
  • K. Sato, “Design and Implementation of a High Sensitive DC/SFQ Converter” Superconductive Superconducting SFQ VLSI Workshop (SSV) 2013, Tsukuba, Japan, Nov. 2013.
  • S. Nishimoto, “New Design Method of Single Flux Quantum Logic Circuits Using Dynamically Reconfigurable Logic Gates” Superconducting SFQ VLSI Workshop (SSV) 2013, Tsukuba, Japan, Nov. 2013.
  • S. Hachiya, “Improvement of Performance of a Superconductive Random Number Generator by Optimization of Parameters” Superconducting SFQ VLSI Workshop (SSV) 2013, Tsukuba, Japan, Nov. 2013.
  • F. China, “Improvement of Slew Rate of High-Sensitive Superconductive Digital Magnetometer” Superconducting SFQ VLSI Workshop (SSV) 2013, Tsukuba, Japan, Nov. 2013.

国内学会発表

  • 坂下洋介, 加藤奏一, 山梨裕希, 吉川信行, “10kA/cm2プロセスを用いたSFQ FFTプロセッサ用整数型バタフライ演算回路の設計” 電子情報通信学会総合大会, 岐阜大学, 2013年3月.
  • 彭析竹, 山梨裕希, 吉川信行, “SFQ/CMOS Hybrid memory インタフェース用多チャンネルJosephson Latching Driverの動作検証” 岐阜大学, 2013年3月.
  • 佐々木悠太, 桑原啓太, 陳賢珠, 山梨裕希, 吉川信行, “64-kb SFQ/CMOSハイブリッドメモリの測定と評価” 岐阜大学, 2013年3月.
  • 室健太郎, 向山隆志, 山梨裕希, 吉川信行, “キャパシタンスを付加したJosephson接合のEscape Rate測定” 岐阜大学, 2013年3月.
  • 高橋章友, 江原康平, 佐野京佑, 山梨裕希, 吉川信行, “カレントリサイクルを用いた非同期式FIFO Bufferの検討” 岐阜大学, 2013年3月.
  • 竹内尚輝, 井上健太, 山梨裕希, 吉川信行, “断熱型QFPゲートに基づいたラッチ回路の提案” 岐阜大学, 2013年3月.
  • 井上健太, 竹内尚輝, 江原康平, 山梨裕希, 吉川信行, “超低消費電力断熱型磁束量子パラメトロン回路を用いた8 ビット全加算器の設計” 岐阜大学, 2013年3月.
  • 知名史博, 山梨裕希, 吉川信行, “磁束固定をオンチップで行うSQUID磁気センシングシステムの設計” 応用物理学会関係連合講演会, 神奈川工科大学, 2012年3月.
  • 佐藤紘史, 山梨裕希, 吉川信行, “SQUIDを用いた単一磁束量子多入力合流回路の設計,” 応用物理学会関係連合講演会, 神奈川工科大学, 2012年3月.
  • 沼口涼, 江原康平, 高橋章友, 日名子和也, 山梨裕希, 吉川信行, “SFQマイクロプロセッサのためのLRバイアスを用いた低消費電力シフトレジスタメモリの開発”
  • 司徳永, 竹内尚輝, 井上健太, 山梨裕希, 吉川信行, “断熱型量子磁束パラメトロンのパラメータばらつきと動作マージンの関係” 応用物理学会関係連合講演会, 神奈川工科大学, 2012年3月.
  • 竹内尚輝, 山梨裕希, 吉川信行, “断熱型QFP回路駆動用オンチップ交流電源の最大発振周波数の改善” 応用物理学会関係連合講演会, 神奈川工科大学, 2012年3月.
  • 佐野京佑, 山梨裕希, 吉川信行, “飛行時間型質量分析用単一磁束量子時間測定回路の改良と測定” 応用物理学会関係連合講演会, 神奈川工科大学, 2012年3月.
  • 村松祐希, 佐野京佑, 山梨裕希, 吉川信行, “飛行時間型質量分析装置用SFQ電流検出器の高感度化” 応用物理学会関係連合講演会, 神奈川工科大学, 2012年3月.
  • 山梨裕希, 津賀優斗, 吉川信行, “外部磁場耐性を持つ超伝導単一磁束量子回路の設計と評価,” 電子情報通信学会超伝導エレクトロニクス研究会, 東京, 2013年7月.
  • 大坪樹生, 山梨裕希, 吉川信行, “SFQ論理ゲートにおける信号伝搬時間のバイアス依存性を考慮した最適化” 電子情報通信学会超伝導エレクトロニクス研究会, 東京, 2013年7月.
  • 蜂谷駿介, 山梨裕希, “超伝導物理乱数生成器の性能改善のためのコンパレータの最適化” 電子情報通信学会超伝導エレクトロニクス研究会, 東京, 2013年7月.
  • 竹内尚輝, 山梨裕希, 吉川信行, “アンダーダンプ接合を用いた断熱型QFP回路の消費エネルギーとビットエラーレートの評価” 電子情報通信学会超伝導エレクトロニクス研究会, 東京, 2013年7月.
  • 諸澤俊太郎, 西本昇平, 尾崎伸吾, 山梨裕希, “磁場印加デバイスを用いた疑似低重力場における粒状体の摩擦せん断試験” 日本機械学会第13回「運動と振動の制御」シンポジウム, 九州産業大学, 2013年8月.
  • 西本昇平, 山梨裕希, 吉川信行, “動的に再構成可能な論理ゲートを用いた単一磁束量子加減算器の設計” 応用物理学会学術講演会, 同志社大学, 2013年9月.
  • 司徳永, 竹内尚輝, 井上健太, 山梨裕希, 吉川信行, “断熱型量子磁束パラメトロンのパラメータばらつき及び配線インダクタンスが回路動作に及ぼす影響の研究” 応用物理学会学術講演会, 同志社大学, 2013年9月.
  • 竹内尚輝, 井上健太, 山梨裕希, 吉川信行, “アンダーダンプ接合を用いた断熱型QFP回路の有限温度におけるビットエネルギー” 応用物理学会学術講演会, 同志社大学, 2013年9月.
  • 沼口涼, 高橋章友, 山梨裕希, 吉川信行, “ジョセフソン接合バイアスを用いた低消費電力シフトレジスタメモリの開発” 応用物理学会学術講演会, 同志社大学, 2013年9月.
  • 佐野京佑, 村松祐希, 高橋章友, 山梨裕希, 吉川信行, “飛行時間型質量分析用単一磁束量子時間測定回路の測定と評価” 応用物理学会学術講演会, 同志社大学, 2013年9月.
  • 村松祐希, 佐野京佑, 山梨裕希, 吉川信行, “飛行時間型質量分析用SFQ電流検出器を用いたイオン価数弁別の検討” 応用物理学会学術講演会, 同志社大学, 2013年9月.
  • 山梨裕希, 堤隆太, 吉川信行, “直流磁束バイアスによるゼロ静的電力超伝導単一磁束量子回路” 電子情報通信学会ソサイエティ大会, 福岡工業大学, 2013年9月.
  • 坂下洋介, 加藤泰一, 山梨裕希, 吉川信行, “10kA/cm²プロセスを用いたSFQ FFTプロセッサ用整数型バタフライ演算回路の動作評価” 電子情報通信学会ソサイエティ大会, 福岡工業大学, 2013年9月.
  • 加藤泰一, 山梨裕希, 吉川信行, 藤巻朗, 高木直史, 高木一義, 永沢秀一, “10 kA/cm2 Nb プロセスを用いたSFQ半精度浮動小数点加算器の設計と高速動作実証” 電子情報通信学会ソサイエティ大会, 福岡工業大学, 2013年9月.
  • 高橋章友, 山梨裕希, 吉川信行, “直列バイアスを用いた3×64-bit SFQシフトレジスタの評価” 電子情報通信学会ソサイエティ大会, 福岡工業大学, 2013年9月.
  • Q. Xu, Y. Shimamura, Y. Yamanashi, and N. Yoshikawa, “Analysis of Computational Energy Efficiency in Single-Flux-Quantum Electronics by Implementing an Integer-Based Hardware-Algorithm,” 電子情報通信学会ソサイエティ大会, 福岡工業大学, 2013年9月.
  • 井上健太, 竹内尚輝, 山梨裕希, 吉川信行, “断熱型QFP回路の安定動作に向けたシールド構造の研究” 電子情報通信学会ソサイエティ大会, 福岡工業大学, 2013年9月.
  • 佐々木悠太, 彭析竹, 西村考正, 山梨裕希, 吉川信行, “64-kb SFQ/CMOSハイブリッドメモリの測定と評価” 電子情報通信学会ソサイエティ大会, 福岡工業大学, 2013年9月.
  • 室健太郎, 向山隆志, 山梨裕希, 吉川信行, “10 kA/cm2 Nbプロセスにおけるキャパシタンスを付加したJosephson接合のEscape Rate測定” 電子情報通信学会ソサイエティ大会, 福岡工業大学, 2013年9月.
  • 蜂谷駿介, 山梨裕希, 吉川信行, “高速物理乱数生成器の安定化に向けたオンチップ処理回路の試作とその効果” 低温工学・超電導学会研究発表会, 名古屋, 2013年12月.
  • 高橋章友, 山梨裕希, 吉川信行, “単一磁束量子回路の大規模化に向けた低バイアス電流化に関する研究” 低温工学・超電導学会研究発表会, 名古屋, 2013年12月.
  • 加藤泰一,  彭析竹, 山梨裕希, 吉川信行, “単一磁束量子回路を用いた単精度浮動小数点加算器の設計と測定” 低温工学・超電導学会研究発表会, 名古屋, 2013年12月.
  • 佐野京佑, 村松祐希, 下田知毅, 山梨裕希, 吉川信行, 全伸幸, 大久保雅隆, “単一磁束量子回路を用いた飛行時間型質量分析用時間測定回路の冷凍機内における動作実証” 低温工学・超電導学会研究発表会, 名古屋, 2013年12月.
  • 井上健太, 竹内尚輝, 山梨裕希, 吉川信行, “磁気シールド構造を用いた断熱型磁束量子パラメトロンによる8-bit Carry Look-ahead Adderの設計と測定結果” 低温工学・超電導学会研究発表会, 名古屋, 2013年12月.

その他発表

  • 山梨裕希, “高感度多チャネル超伝導磁気センシングシステム” イノベーション・ジャパン2013, 東京, 2013年8月.

特許出願

  • 測定装置及び測定方法, 特願2013-043481.
  • 単一磁束量子回路及び単一磁束量子回路動作方法, 特願2013-179205.

修士論文(2012年度)

  • 青木一希, "超伝導多チャネルセンサのための信号多重化回路の研究"
  • 津賀優斗, "高感度性と広ダイナミックレンジを有する超伝導ディジタル磁気センシングシステム"

卒業論文(2012年度)

  • 佐藤紘史, "超伝導検出システムのための多入力単一磁束量子合流回路の設計"
  • 知名史博, " ジョセフソン接合の発振周波数変化検出による超高感度ディジタル磁気センシングシステム"
  • 西本昇平, "磁場印加による疑似低重力環境の生成とその機械的摩擦試験への応用"
  • 服部創, "超伝導アナログ/ディジタル変換器に対する熱雑音の影響"